Proizvodi

XC7Z020

Kratki opis:

broj dijela:XC7Z020

proizvođač:AMD Xilinx

Proizvođački broj:XC7Z020

opisati:IC SOC CORTEX-A9 667MHZ 484BGA

Originalni tvornički standardni datum isporuke:52 tjedna

proširiti na:Dual-core ARM® Cortex®-A9 MPCore™ Embedded System-on-Chip (SOC) SoC) IC Zynq®-7000 Artix™-7 FPGA s CoreSight™, 85K logička jedinica 667MHz 484-CSPBGA(19×19)


Pojedinosti o proizvodu

Oznake proizvoda

Svojstva proizvoda:

TIP OPISATI
kategorija integrirani krug (IC)  Ugrađen  Sustav na čipu (SoC)
proizvođač AMD Xilinx
niz Zynq®-7000
paket ladica
Status proizvoda Na prodaju
struktura MCU, FPGA
Jezgreni procesor Dvojezgreni ARM® Cortex®-A9 MPCore™ s CoreSight™
Veličina flash memorije -
veličina RAM-a 256 KB
periferni uređaj DMA
Sposobnost povezivanja CANbus, EBI/EMI, Ethernet, IC, MMC/SD/SDIO, SPI, UART/USART, USB OTG
ubrzati 667MHz
Glavni atributi Artix™-7 FPGA, 85K logička jedinica
Radna temperatura -40°C ~ 100°C(TJ)
Paket/kućište 484-LFBGA,CSPBGA
Paket uređaja dobavljača 484-CSPBGA(19x19)
I/O broj 130
Osnovni broj proizvoda XC7Z020

Okoliš i izvozna klasifikacija:

ATRIBUT OPISATI
RoHS status U skladu s ROHS3 specifikacijom
Razina osjetljivosti na vlagu (MSL) 3 (168 sati)
Status REACH Non-REACH proizvodi
ECCN 3A991D
HTSUS 8542.39.0001

Zynq-7000 SoC prva generacija arhitekture:
Obitelj Zynq®-7000 temelji se na Xilinx SoC arhitekturi.Ovi proizvodi integriraju dvojezgreni ili jednojezgreni ARM® Cortex™-A9 procesorski sustav (PS) i 28 nm Xilinx programabilnu logiku (PL) u jednom uređaju.ARM Cortex-A9 CPU-ovi su srce PS-a i također uključuju memoriju na čipu, vanjska memorijska sučelja i bogat skup perifernih sučelja za povezivanje.Sustav obrade (PS) Jedinica aplikacijskog procesora (APU) temeljena na ARM Cortex-A9 • 2,5 DMIPS/MHz po CPU • CPU frekvencija: do 1 GHz • Koherentna podrška za više procesora • ARMv7-A arhitektura • TrustZone® sigurnost • Thumb®-2 instrukcija set • Arhitektura okruženja za izvođenje Jazelle® RCT • NEON™ mehanizam za obradu medija • Jedinica s vektorskom pokretnom točkom s jednostrukom i dvostrukom preciznošću (VFPU) • CoreSight™ i Macrocell Program Trace (PTM) • Timer i prekidi • Tri mjerača vremena čuvara • Jedan globalni mjerač vremena • Dva brojača s trostrukim timerom Predmemorije • 32 KB 4-smjerna set-asocijativna predmemorija razine 1 i predmemorija podataka (neovisno za svaki CPU) • 512 KB 8-smjerna set-asocijativna predmemorija razine 2 (dijeljena između CPU-a) • Podrška za parnost bajtova Memorija na čipu • ROM za pokretanje na čipu • 256 KB RAM-a na čipu (OCM) • Podrška za paritet bajtova Vanjska memorijska sučelja • Višeprotokolni dinamički memorijski kontroler • 16-bitna ili 32-bitna sučelja za DDR3, DDR3L, DDR2 ili LPDDR2 memorije • ECC podrška u 16-bitnom načinu rada • 1 GB adresnog prostora korištenjem single rang 8-, 16- ili 32-bitne široke memorije • Statička memorijska sučelja • 8-bitna SRAM podatkovna sabirnica s podrškom do 64 MB • Parallel NOR flash podrška • ONFI1.0 NAND flash podrška (1-bit ECC ) • 1-bitni SPI, 2-bitni SPI, 4-bitni SPI (quad-SPI) ili dva quad-SPI (8-bitni) serijski NOR flash 8-kanalni DMA kontroler • Memorija-memorija, memorija-ka - periferija, periferija-memorija i podrška za raspršene transakcije I/O periferije i sučelja • Dvije 10/100/1000 tri-speed Ethernet MAC periferije sa IEEE Std 802.3 i IEEE Std 1588 revizija 2.0 podrškom • Scatter-gather DMA sposobnost • Prepoznavanje 1588 rev.2 PTP okvira • GMII, RGMII i SGMII sučelja • Dvije USB 2.0 OTG periferije, svaka podržava do 12 krajnjih točaka • USB 2.0 kompatibilna IP jezgra uređaja • Podržava on-the-go, velike brzine, pune brzine i niske brzine načini brzine • USB host usklađen s Intel EHCI • 8-bitno ULPI vanjsko PHY sučelje • Dva puna sučelja CAN sabirnice usklađena s CAN 2.0B • Sukladno CAN 2.0-A i CAN 2.0-B i standardu ISO 118981-1 • Vanjsko PHY sučelje • Dva SD /SDIO 2.0/MMC3.31 usklađeni kontroleri • Dva full-duplex SPI porta s tri odabira perifernih čipova • Dva UART-a velike brzine (do 1 Mb/s) • Dva glavna i podređena I2C sučelja • GPIO s četiri 32-bitne banke , od kojih se do 54 bita može koristiti s PS I/O (jedna banka od 32b i jedna banka od 22b) i do 64 bita (do dvije banke od 32b) povezanih na programabilnu logiku • Do 54 fleksibilna multipleksirani I/O (MIO) za dodjelu perifernih pinova Međusobno povezivanje • Povezivost velike propusnosti unutar PS-a i između PS-a i PL-a • Temeljeno na ARM AMBA® AXI • QoS podrška na kriticil majstori za latenciju i opseg.


  • Prethodna:
  • Sljedeći:

  • Ostavite svoju poruku

    Povezani proizvodi

    Ostavite svoju poruku